首先需要明确的一点是,他们都是高速收发器,只是传输速率同,速率大小为:GTP < GPX < GTH < GTZ < GTY < GTM不同芯片上使用的高速收发器也不同,而且同样是GTX,不同系列芯片上的速率也可能不同。比如7系列的FPGA,GTP最高可以达到6.6Gb/s,GTX最高12.5Gb/s,GTH最高13.1Gb/s,GTZ最高28.05Gb/s ...
第一步: 选择Xilinx IP 第二步:选择GTH 第三步: 设定传输速率,时钟 第四步: 选择收发器 第五步: 选均衡器Equalizer 生成IP 打开Xilinx提供的例子 现在您有了示例项目 在约束文件中(constraint files),您可以找到参考时钟。 GTY脚管未在此处显示,因为配置GTY IP向导时,会自动定义脚管, 这个无法修改。 但是你...
执行此脚本即可将“Channel/Common”属性输出到gtParams.txt文件。 并且,GTH/GTY 中的属性和修复后的 GTH/GTY 端口也都将包含在同一个文件中输出,以便于您进行比较。 针对要实现的每项 GTH/GTY 配置重复上述步骤 (a) 到 (d)。 (e) 比较输出 通过比较来自 GTH/GTY 配置的gtParams.txt输出,即可立即查看不同...
所有UltraScale+ GTH/GTY 收发器中均包含 *_delay_powergood.v 模块。 GTH/GTY 设计的部分构建中来自 *_delay_powergood.v 模块的 GTPOWERGOOD 可能保持处于低电平,而同时 FPGA 电源轨正常且 GT 原语输出 GTPOWERGOOD 断言有效。 此故障的症状是 GT Wizard IP 未脱离复位状态(例如,复位未完成和/或 PLL 未...
由于UltraScale/UltraScale+ GTH/GTYTransceiver Wizard 不允许更改线速率设置,因此必须由收发器用户手动执行更改。 1. 如何通过 DRP 接口更改线速率 (a) 生成收发器 IP 使用要实现的线速率配置生成收发器 IP。 (b) 生成设计样本 (c) 对设计样本执行逻辑综合 ...
IBERT GTH/GTY IP中的时钟如何配置? 分为2部分: 1.为各通道的REF参考时钟,一般Prodigy连接器及GT/PGT连接器采用自测试子板的晶振; 2.System Clock:可以选用前面设置过的REF 时钟中的一个,这样那个对应连接器的子板须插上;或者是选用FPGA主板的全局时钟中的某一个,...
本答复记录涵盖 UltraScale GTH/GTY 收发器在某些特定条件下可能出现的启动电流。 该信息将加入 UltraScale 架构 GTH 和 GTY 收发器用户指南 (UG576) 和 (UG578)。 解决方案 初始化和激活该收发器电路的过程始于 FPGA 配置的结束部分。 在此期间,收发器电路将上电,而且比特文件的配置设置将应用于收发器。
该设计咨询涵盖如下 UltraScale+ GTH/GTY 收发器问题,即 GTPOWERGOOD 在上电后可能无法断言有效。 所有UltraScale+ GTH/GTY 收发器中均包含 *_delay_powergood.v 模块。 GTH/GTY 设计的部分构建中来自 *_delay_powergood.v 模块的 GTPOWERGOOD 可能保持处于低电平,而同时 FPGA 电源轨正常且 GT 原语输出 GT...
67719 - UltraScale GTH/GTY Transceiver Startup Current Description This answer record covers startup current that can occur under some specific conditions in the UltraScale GTH/GTY transceivers. This information will be added to the UltraScale Architecture GTH and GTY Transceivers User Guides, (UG57...
AR# 71371: UltraScale + GTH GTY I,M 和 Q 等级的设计咨询 - 在极端温度斜坡上偶尔会出现数据错误 Description 对于I、M 和 Q 级部件,当 QPLL0 锁定在低温 Tm 下并慢慢上升到高温 Tn 时,如果 Tn-Tm > 110 摄氏度,就会出现数据错误。 如果温度斜坡 Tn - Tm 小于 110 摄氏度,而且这与斜坡率无关,...